学術雑誌論文 A 2.2GHz -242dB-FOM 4.2mW ADC-PLL using Digital Sub-Sampling Architecture

岡田, 健一  ,  Okada, Kenichi  ,  SIRIBURANON, T  ,  Siriburanon, Teerachot  ,  近藤, 智史  ,  Kondo, Satoshi  ,  木村, 健将  ,  Kimura, Kento  ,  上野, 智大  ,  Ueno, Tomohiro  ,  川嶋, 理史  ,  kawashima, satoshi  ,  金子, 徹  ,  Kaneko, Tohru  ,  Deng, Wei  ,  Deng, Wei

このアイテムのアクセス数:  回

その他の情報